SPC5605BK0VLL6 מיקרו-בקרים 32 סיביות - MCU BOLERO 1M Cu WIRE

תיאור קצר:

יצרנים: NXP

קטגוריית מוצרים: Embedded – מיקרו-בקרים

טופס מידע: SPC5605BK0VLL6

תיאור: IC MCU 32BIT 768KB FLASH 100LQFP

מצב RoHS: תואם RoHS


פירוט המוצר

מאפיינים

תגיות מוצר

♠ תיאור המוצר

תכונת מוצר ערך תכונה
יַצרָן: NXP
קטגוריית מוצר: מיקרו-בקרים 32 סיביות - MCU
RoHS: פרטים
סִדרָה: MPC5605B
סגנון הרכבה: SMD/SMT
חבילה / מארז: LQFP-100
הליבה: e200z0
גודל זיכרון תוכנית: 768 קילובייט
גודל זיכרון RAM נתונים: 64 קילובייט
רוחב אוטובוס נתונים: 32 ביט
רזולוציית ADC: 10 ביט, 12 ביט
תדירות שעון מקסימלית: 64 מגה-הרץ
מספר קלט/פלט: 77 I/O
מתח אספקה ​​- מינימום: 3 V
מתח אספקה ​​- מקסימום: 5.5 וולט
טמפרטורת עבודה מינימלית: - 40 C
טמפרטורת עבודה מקסימלית: + 105 C
הכשרה: AEC-Q100
אריזה: מַגָשׁ
מותג: NXP Semiconductors
סוג זיכרון RAM נתונים: SRAM
סוג ממשק: CAN, I2C, LIN, SPI
רגיש ללחות: כן
סדרת מעבדים: MPC560xB
מוצר: MCU
סוג המוצר: מיקרו-בקרים 32 סיביות - MCU
סוג זיכרון תוכנית: הֶבזֵק
כמות מארז במפעל: 90
קטגוריית משנה: מיקרו-בקרים - MCU
טיימרים לכלב שמירה: טיימר כלב השמירה
חלק # כינויים: 935325828557
משקל יחידה: 0.024170 אונקיות

 

♠MPC5607B מיקרו-בקר גיליון נתונים

משפחה זו של מיקרו-בקרי מערכת-על-שבב (SoC) של 32 סיביות היא ההישג האחרון בבקרי יישומי רכב משולבים.הוא שייך למשפחה מתרחבת של מוצרים ממוקדי רכב שנועדו לתת מענה לגל הבא של יישומי אלקטרוניקה לגוף בתוך הרכב.

ליבת המעבד המארח e200z0h המתקדמת והחסכונית של משפחת בקרי רכב זו תואמת את טכנולוגיית Power Architecture ומיישמת רק את ה-VLE (קידוד באורך משתנה) APU (יחידת מעבד עזר), המספקת צפיפות קוד משופרת.הוא פועל במהירויות של עד 64 מגה-הרץ ומציע עיבוד ביצועים גבוהים המותאם לצריכת חשמל נמוכה.הוא מנצל את תשתית הפיתוח הזמינה של התקני Power Architecture הנוכחיים ונתמך עם מנהלי התקנים, מערכות הפעלה וקוד תצורה כדי לסייע בהטמעות המשתמשים.


  • קודם:
  • הַבָּא:

  • • בעיה בודדת, מורכבות ליבת מעבד של 32 סיביות (e200z0h)

    - תואם לקטגוריית Power Architecture® המשובצת

    - ערכת הוראות משופרת המאפשרת קידוד באורך משתנה (VLE) להפחתת טביעת הרגל בגודל הקוד.עם הקידוד האופציונלי של הוראות מעורבות של 16 סיביות ו-32 סיביות, ניתן להשיג הפחתה משמעותית של טביעת הרגל בגודל הקוד.

    •עד 1.5 MB זיכרון פלאש קוד על-שבב נתמך עם בקר זיכרון ההבזק

    • 64 (4 × 16) KB זיכרון פלאש נתונים על שבב עם ECC

    • עד 96 KB SRAM על שבב

    • יחידת הגנה על זיכרון (MPU) עם 8 מתארי אזורים ופירוט אזורי של 32 בתים על בני משפחה מסוימים (עיין בטבלה 1 לפרטים).

    • בקר פסיקה (INTC) המסוגל לטפל ב-204 מקורות פסיקה עם עדיפות לבחירה

    • לולאה נעילת פאזה מאופנת תדר (FMPLL)

    • ארכיטקטורת מתג צולב לגישה בו-זמנית לציוד היקפי, פלאש או זיכרון RAM ממספר מאסטרים של אוטובוס

    • בקר eDMA 16 ערוצים עם מקורות בקשת העברה מרובים באמצעות מרבבי DMA

    • מודול סיוע באתחול (BAM) תומך בתכנות פלאש פנימי באמצעות קישור טורי (CAN או SCI)

    • טיימר תומך בערוצי קלט/פלט המספקים מגוון פונקציות לכידת קלט של 16 סיביות, השוואת פלט ופונקציות אפנון רוחב פולס (eMIOS)

    • 2 ממירים אנלוגיים לדיגיטליים (ADC): אחד 10 סיביות ואחד 12 סיביות

    • יחידת טריגר צולבת כדי לאפשר סנכרון של המרות ADC עם אירוע טיימר מה-eMIOS או PIT

    • עד 6 מודולים של ממשק היקפי טורי (DSPI).

    • עד 10 מודולים של ממשק תקשורת טורית (LINFlex).

    • עד 6 מודולי CAN מלא משופרים (FlexCAN) עם מאגרים הניתנים להגדרה

    • מודול ממשק מעגל משולב (I2C) אחד

    • עד 149 פינים לשימוש כללי הניתנים להגדרה התומכים בפעולות קלט ופלט (תלוי בחבילה)

    • מונה בזמן אמת (RTC)

    • מקור שעון מתנד פנימי של 128 קילו-הרץ או 16 מגה-הרץ התומך בהתעוררות אוטונומית ברזולוציית 1 ms עם פסק זמן מקסימלי של 2 שניות

    • תמיכה אופציונלית עבור RTC עם מקור שעון מתנד גביש חיצוני 32 קילו-הרץ, תומך בהתעוררות ברזולוציה של שנייה ופסק זמן מקסימלי של שעה אחת

    • עד 8 טיימרים לפסיקה תקופתית (PIT) עם רזולוציית נגד של 32 סיביות

    • ממשק פיתוח Nexus (NDI) לפי IEEE-ISTO 5001-2003 Class Two Plus

    • בדיקת סריקת גבולות של מכשיר/לוח נתמכת לפי קבוצת פעולות בדיקה משותפות (JTAG) של IEEE (IEEE 1149.1)

    • ווסת מתח על שבב (VREG) לוויסות אספקת הכניסה לכל הרמות הפנימיות

    מוצרים קשורים