מיקרו-בקרים SPC5605BK0VLL6 32-bit – MCU BOLERO חוט נחושת 1M
♠ תיאור מוצר
מאפיין מוצר | ערך התכונה |
יַצרָן: | NXP |
קטגוריית מוצר: | מיקרו-בקרים של 32 סיביות - MCU |
RoHS: | פרטים |
סִדרָה: | MPC5605B |
סגנון הרכבה: | SMD/SMT |
חבילה/מארז: | LQFP-100 |
ליבה: | e200z0 |
גודל זיכרון התוכנית: | 768 קילו-בייט |
גודל זיכרון RAM של נתונים: | 64 קילו-בייט |
רוחב אפיק הנתונים: | 32 ביט |
רזולוציית ADC: | 10 ביט, 12 ביט |
תדר שעון מקסימלי: | 64 מגהרץ |
מספר כניסות/יציאות: | 77 קלט/פלט |
מתח אספקה - מינימום: | 3 וולט |
מתח אספקה - מקסימום: | 5.5 וולט |
טמפרטורת הפעלה מינימלית: | - 40 מעלות צלזיוס |
טמפרטורת הפעלה מקסימלית: | + 105 מעלות צלזיוס |
הַכשָׁרָה: | AEC-Q100 |
אריזה: | מַגָשׁ |
מותג: | NXP סמיקונדקטורס |
סוג זיכרון RAM: | SRAM |
סוג ממשק: | CAN, I2C, LIN, SPI |
רגיש לחות: | כֵּן |
סדרת מעבדים: | MPC560xB |
מוּצָר: | מיקרו-בקר |
סוג מוצר: | מיקרו-בקרים של 32 סיביות - MCU |
סוג זיכרון התוכנית: | הֶבזֵק |
כמות אריזה במפעל: | 90 |
תת-קטגוריה: | מיקרו-בקרים - מיקרו-בקר |
טיימרים של כלב שמירה: | טיימר שמירה |
מספר חלקים כינויים: | 935325828557 |
משקל יחידה: | 0.024170 אונקיות |
♠גיליון נתונים של מיקרו-בקר MPC5607B
משפחה זו של מיקרו-בקרים מסוג SoC (מערכת על שבב) של 32 סיביות היא ההישג האחרון בבקרי יישומים משולבים לרכב. היא שייכת למשפחה מתרחבת של מוצרים המתמקדים ברכב, שנועדו להתמודד עם הגל הבא של יישומי אלקטרוניקה לרכב בתוך הרכב.
ליבת מעבד המארח המתקדמת והחסכונית e200z0h של משפחת בקרי רכב זו תואמת את טכנולוגיית Power Architecture ומיישמת רק את יחידת המעבד העזר (APU) VLE (קידוד באורך משתנה), המספקת צפיפות קוד משופרת. היא פועלת במהירויות של עד 64 מגה-הרץ ומציעה עיבוד בעל ביצועים גבוהים המותאם לצריכת חשמל נמוכה. היא מנצלת את תשתית הפיתוח הזמינה של התקני Power Architecture הנוכחיים ונתמכת על ידי מנהלי התקנים של תוכנה, מערכות הפעלה וקוד תצורה כדי לסייע ביישומים של משתמשים.
• גיליון יחיד, מורכבות ליבות מעבד של 32 סיביות (e200z0h)
— תואם לקטגוריה המוטמעת של טכנולוגיית Power Architecture®
— מערך הוראות משופר המאפשר קידוד באורך משתנה (VLE) להפחתת גודל הקוד. עם קידוד אופציונלי של הוראות מעורבות של 16 סיביות ו-32 סיביות, ניתן להשיג הפחתה משמעותית של גודל הקוד.
•זיכרון פלאש קוד על-שבב של עד 1.5 מגה-בייט נתמך עם בקר זיכרון הפלאש
• זיכרון פלאש נתונים מובנה של 64 (4 × 16) KB עם ECC
• עד 96 KB SRAM על השבב
• יחידת הגנה על זיכרון (MPU) עם 8 מתארי אזורים ופירוט אזורים של 32 בתים על חברי משפחה מסוימים (עיינו בטבלה 1 לפרטים).
• בקר פסיקות (INTC) המסוגל לטפל ב-204 מקורות פסיקות בעלי עדיפות לבחירה
• לולאת נעילת פאזה מאופננת בתדר (FMPLL)
• ארכיטקטורת מתג Crossbar לגישה בו זמנית לציוד היקפי, זיכרון Flash או זיכרון RAM ממספר רב של אפיקים ראשיים
• בקר eDMA בעל 16 ערוצים עם מספר מקורות בקשת העברה באמצעות מרבב DMA
• מודול סיוע באתחול (BAM) תומך בתכנות פלאש פנימי דרך קישור טורי (CAN או SCI)
• טיימר תומך בערוצי קלט/פלט המספק מגוון של פונקציות לכידת קלט של 16 סיביות, השוואת פלט ואפנון רוחב פולס (eMIOS)
• 2 ממירים אנלוגיים-לדיגיטליים (ADC): אחד של 10 סיביות ואחד של 12 סיביות
• יחידת טריגר צולבת כדי לאפשר סנכרון של המרות ADC עם אירוע טיימר מה-eMIOS או ה-PIT
• עד 6 מודולי ממשק היקפי טורי (DSPI)
• עד 10 מודולי ממשק תקשורת טורית (LINFlex)
• עד 6 מודולי CAN מלאים משופרים (FlexCAN) עם מאגרים הניתנים להגדרה
• מודול ממשק מעגל משולב (I2C) אחד
• עד 149 פינים להגדרה כללית התומכים בפעולות קלט ופלט (תלוי בחבילה)
• מונה בזמן אמת (RTC)
• מקור שעון ממתנד פנימי של 128 קילוהרץ או 16 מגה-הרץ התומך בהתעוררות אוטונומית ברזולוציה של 1 אלפיות שנייה עם פסק זמן מרבי של 2 שניות
• תמיכה אופציונלית ב-RTC עם מקור שעון ממתנד גביש חיצוני של 32 קילו-הרץ, תמיכה בהתעוררות ברזולוציה של שנייה אחת ופסק זמן מרבי של שעה אחת
• עד 8 טיימרים תקופתיים לפסיקות (PIT) עם רזולוציית מונה של 32 סיביות
• ממשק פיתוח Nexus (NDI) לפי IEEE-ISTO 5001-2003 Class Two Plus
• בדיקת סריקת גבולות התקן/לוח נתמכת לפי Joint Test Action Group (JTAG) של IEEE (IEEE 1149.1)
• ווסת מתח על-שבב (VREG) לוויסות אספקת הקלט עבור כל הרמות הפנימיות