LCMXO2-2000HC-4BG256C FPGA – מערך שערים לתכנות שדה 2112 LUTs 207 IO 3.3V 4 Spd
♠ תיאור המוצר
תכונת מוצר | ערך תכונה |
יַצרָן: | סָרִיג |
קטגוריית מוצר: | FPGA - מערך שערים לתכנות שדה |
RoHS: | פרטים |
סִדרָה: | LCMXO2 |
מספר אלמנטים לוגיים: | 2112 LE |
מספר קלט/פלט: | 206 I/O |
מתח אספקה - מינימום: | 2.375 וולט |
מתח אספקה - מקסימום: | 3.6 וולט |
טמפרטורת עבודה מינימלית: | 0 C |
טמפרטורת עבודה מקסימלית: | + 85 C |
קצב נתונים: | - |
מספר משדרים: | - |
סגנון הרכבה: | SMD/SMT |
חבילה / מארז: | CABGA-256 |
אריזה: | מַגָשׁ |
מותג: | סָרִיג |
זיכרון RAM מבוזר: | 16 קביט |
RAM בלוק משובץ - EBR: | 74 קביט |
תדירות פעולה מקסימלית: | 269 מגה-הרץ |
רגיש ללחות: | כן |
מספר בלוקים של מערך לוגי - LABs: | 264 LAB |
זרם אספקת הפעלה: | 4.8 mA |
מתח אספקת הפעלה: | 2.5 וולט/3.3 וולט |
סוג המוצר: | FPGA - מערך שערים לתכנות שדה |
כמות מארז במפעל: | 119 |
קטגוריית משנה: | ICs לוגיים ניתנים לתכנות |
זיכרון כולל: | 170 קביט |
שם מסחרי: | MachXO2 |
משקל יחידה: | 0.429319 אונקיות |
1. ארכיטקטורת לוגיקה גמישה
• שישה מכשירים עם 256 עד 6864 LUT4s ו-18 עד 334 I/Os התקני צריכת חשמל נמוכה במיוחד
• תהליך מתקדם של 65 ננומטר בהספק נמוך
• כוח המתנה נמוך עד 22 µW
• כניסות קלט/פלט דיפרנציאלי נמוך לתכנות
• מצב המתנה ואפשרויות אחרות לחיסכון בחשמל 2. זיכרון מוטבע ומבוזר
• עד 240 kbits sysMEM™ Embedded Block RAM
• עד 54 kbit RAM מבוזר
• לוגיקת בקרת FIFO ייעודית
3. On-Chip User Flash Memory
• עד 256 kbit של זיכרון פלאש משתמש
• 100,000 מחזורי כתיבה
• נגיש דרך ממשקי WISHBONE, SPI, I2 C ו-JTAG
• יכול לשמש כ-PROM של מעבד רך או כזיכרון פלאש
4. קלט/פלט סינכרוני מקור מראש
• רישומי DDR בתאי קלט/פלט
• היגיון הילוכים ייעודי
• הילוך 7:1 עבור קלט/פלט לתצוגה
• DDR גנרי, DDRX2, DDRX4
• זיכרון DDR/DDR2/LPDDR ייעודי עם תמיכה ב-DQS
5. ביצועים גבוהים, מאגר קלט/פלט גמיש
• מאגר sysIO™ הניתן לתכנות תומך במגוון רחב של ממשקים:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
- PCI
– LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
– SSTL 25/18
– HSTL 18
– כניסות טריגר של Schmitt, עד 0.5 V היסטרזה
• I/Os תומכים בשקע חם
• סיום דיפרנציאלי על שבב
• מצב משיכה או משיכה ניתן לתכנות
6. שעון On-Chip גמיש
• שמונה שעונים ראשוניים
• עד שני שעוני קצה עבור ממשקי קלט/פלט מהירים (הצד העליון והתחתון בלבד)
• עד שני PLLs אנלוגיים לכל התקן עם סינתזת תדר שברירי-n
- טווח תדרי כניסה רחב (7 מגה-הרץ עד 400 מגה-הרץ)
7. לא נדיף, ניתן להגדרה מחדש באופן אינסופי
• הפעלה מיידית
- מופעל תוך מיקרו-שניות
• פתרון מאובטח עם שבב יחיד
• ניתן לתכנות באמצעות JTAG, SPI או I2 C
• תומך בתכנות רקע של non-vola
8.זיכרון אריח
• אתחול כפול אופציונלי עם זיכרון SPI חיצוני
9. תצורה מחדש של TransFR™
• עדכון לוגיקה בשטח בזמן שהמערכת פועלת
10. תמיכה ברמת מערכת משופרת
• פונקציות מוקשות על השבב: SPI, I2 C, טיימר/מונה
• מתנד על-שבב עם דיוק של 5.5%.
• TraceID ייחודי למעקב מערכת
• מצב חד פעמי לתכנות (OTP).
• ספק כוח יחיד עם טווח פעולה מורחב
• סריקת גבולות בתקן IEEE 1149.1
• תכנות בתוך המערכת תואם IEEE 1532
11. מגוון רחב של אפשרויות חבילה
• אפשרויות חבילת TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• אפשרויות חבילת טביעת רגל קטנה
- קטן כמו 2.5 מ"מ על 2.5 מ"מ
• העברת צפיפות נתמכת
• אריזה מתקדמת ללא הלוגן