LCMXO2-2000HC-4BG256C FPGA – מערך שערים הניתן לתכנות בשטח 2112 LUTs 207 IO 3.3V 4 מהירויות
♠ תיאור מוצר
מאפיין מוצר | ערך התכונה |
יַצרָן: | סָרִיג |
קטגוריית מוצר: | FPGA - מערך שערים הניתן לתכנות בשטח |
RoHS: | פרטים |
סִדרָה: | LCMXO2 |
מספר אלמנטים לוגיים: | 2112 LE |
מספר כניסות/יציאות: | 206 קלט/פלט |
מתח אספקה - מינימום: | 2.375 וולט |
מתח אספקה - מקסימום: | 3.6 וולט |
טמפרטורת הפעלה מינימלית: | 0 מעלות צלזיוס |
טמפרטורת הפעלה מקסימלית: | + 85 מעלות צלזיוס |
קצב נתונים: | - |
מספר משדרים: | - |
סגנון הרכבה: | SMD/SMT |
חבילה/מארז: | CABGA-256 |
אריזה: | מַגָשׁ |
מותג: | סָרִיג |
זיכרון RAM מבוזר: | 16 קילו-ביט |
זיכרון RAM משובץ - EBR: | 74 קילו-ביט |
תדירות פעולה מקסימלית: | 269 מגהרץ |
רגיש לחות: | כֵּן |
מספר בלוקי מערך לוגיקה - LABs: | 264 מעבדה |
זרם אספקת חשמל הפעלה: | 4.8 מיליאמפר |
מתח אספקה בהפעלה: | 2.5 וולט/3.3 וולט |
סוג מוצר: | FPGA - מערך שערים הניתן לתכנות בשטח |
כמות אריזה במפעל: | 119 |
תת-קטגוריה: | מעגלים משולבים לוגיים ניתנים לתכנות |
זיכרון כולל: | 170 קילו-ביט |
שם מסחרי: | מאךXO2 |
משקל יחידה: | 0.429319 אונקיות |
1. ארכיטקטורת לוגיקה גמישה
• שישה התקנים עם 256 עד 6864 LUT4s ו-18 עד 334 קלט/פלט התקנים בעלי צריכת אנרגיה נמוכה במיוחד
• תהליך מתקדם של 65 ננומטר בצריכת חשמל נמוכה
• צריכת חשמל נמוכה של 22 מיקרו-וואט במצב המתנה
• קלט/פלט דיפרנציאלי בעל תנודה נמוכה ניתנים לתכנות
• מצב המתנה ואפשרויות חיסכון בחשמל נוספות 2. זיכרון משובץ ומבוזר
• זיכרון RAM משובץ sysMEM™ במהירות של עד 240 קילו-ביט
• זיכרון RAM מבוזר של עד 54 קילו-ביט
• לוגיקת בקרה ייעודית של FIFO
3. זיכרון פלאש של משתמש על השבב
• עד 256 kbits של זיכרון פלאש למשתמש
• 100,000 מחזורי כתיבה
• נגיש דרך ממשקי WISHBONE, SPI, I2C ו-JTAG
• ניתן להשתמש בו כ-PROM של מעבד רך או כזיכרון פלאש
4. קלט/פלט סינכרוני של מקור מהונדס מראש
• אוגרי DDR בתאי קלט/פלט
• לוגיקת הילוכים ייעודית
• גיר 7:1 עבור כניסות/יציאות של תצוגה
• DDR גנרי, DDRX2, DDRX4
• זיכרון DDR/DDR2/LPDDR ייעודי עם תמיכה ב-DQS
5. מאגר קלט/פלט גמיש וביצועים גבוהים
• מאגר sysIO™ הניתן לתכנות תומך במגוון רחב של ממשקים:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
– SSTL 25/18
– HSTL 18
– כניסות טריגר שמיט, היסטרזיס עד 0.5 וולט
• תמיכה ב-hot socking (שקעים חמים) בקלט/פלט
• סיום דיפרנציאלי על השבב
• מצב משיכה למעלה או למטה ניתן לתכנות
6. שעון גמיש על השבב
• שמונה שעונים ראשיים
• עד שני שעוני קצה עבור ממשקי קלט/פלט במהירות גבוהה (צדדים עליונים ותחתונים בלבד)
• עד שני PLLs אנלוגיים לכל התקן עם סינתזת תדרים חלקיים של n
– טווח תדרי קלט רחב (7 מגהרץ עד 400 מגהרץ)
7. לא נדיף, ניתן להגדרה מחדש ללא סוף
• הפעלה מיידית
– נדלק תוך מיקרו-שניות
• פתרון מאובטח בעל שבב יחיד
• ניתן לתכנות באמצעות JTAG, SPI או I2C
• תומך בתכנות רקע של יישומים שאינם vola
8. זיכרון אריחים
• אתחול כפול אופציונלי עם זיכרון SPI חיצוני
9. שינוי תצורה של TransFR™
• עדכון לוגיקה בשטח בזמן פעולת המערכת
10. תמיכה משופרת ברמת המערכת
• פונקציות מוקשחות על השבב: SPI, I2C, טיימר/מונה
• מתנד על-שבב עם דיוק של 5.5%
• TraceID ייחודי למעקב אחר המערכת
• מצב חד פעמי לתכנות (OTP)
• ספק כוח יחיד עם טווח פעולה מורחב
• סריקת גבולות בתקן IEEE 1149.1
• תכנות בתוך המערכת תואם IEEE 1532
11. מגוון רחב של אפשרויות חבילה
• אפשרויות חבילות TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• אפשרויות חבילות קטנות
– קטן עד 2.5 מ"מ x 2.5 מ"מ
• נתמך נדידת צפיפות
• אריזה מתקדמת ללא הלוגן