SPC5634MF2MLQ80 מיקרו-בקרים 32 סיביות - MCU NXP 32 סיביות MCU, ליבת Power Arch, 1.5MB פלאש, 80MHz, -40/+125degC, דרגת רכב, QFP 144
♠ תיאור המוצר
תכונת מוצר | ערך תכונה |
יַצרָן: | NXP |
קטגוריית מוצר: | מיקרו-בקרים 32 סיביות - MCU |
RoHS: | פרטים |
סִדרָה: | MPC5634M |
סגנון הרכבה: | SMD/SMT |
חבילה/מארז: | LQFP-144 |
הליבה: | e200z3 |
גודל זיכרון תוכנית: | 1.5 מגה-בייט |
גודל זיכרון RAM נתונים: | 94 קילובייט |
רוחב אוטובוס נתונים: | 32 ביט |
רזולוציית ADC: | 2 x 8 סיביות/10 סיביות/12 סיביות |
תדירות שעון מקסימלית: | 80 מגה-הרץ |
מספר קלט/פלט: | 80 I/O |
מתח אספקה - מינימום: | 1.14 וולט |
מתח אספקה - מקסימום: | 1.32 וולט |
טמפרטורת עבודה מינימלית: | - 40 C |
טמפרטורת עבודה מקסימלית: | + 150 C |
הכשרה: | AEC-Q100 |
אריזה: | מַגָשׁ |
מתח אספקה אנלוגי: | 5.25 וולט |
מותג: | NXP Semiconductors |
סוג זיכרון RAM נתונים: | SRAM |
מתח קלט/פלט: | 5.25 וולט |
רגיש ללחות: | כן |
מוצר: | MCU |
סוג המוצר: | מיקרו-בקרים 32 סיביות - MCU |
סוג זיכרון תוכנית: | הֶבזֵק |
כמות מארז במפעל: | 60 |
קטגוריית משנה: | מיקרו-בקרים - MCU |
טיימרים לכלב שמירה: | טיימר כלב השמירה |
חלק # כינויים: | 935311091557 |
משקל יחידה: | 1.319 גרם |
♠ מיקרו-בקרים 32 סיביות - MCU
בקרי 32 סיביות לרכב אלה הם משפחה של התקני מערכת על שבב (SoC) המכילים את כל התכונות של משפחת MPC5500 ותכונות חדשות רבות יחד עם טכנולוגיית CMOS 90 ננומטר עם ביצועים גבוהים כדי לספק הפחתה משמעותית של עלות לכל תכונה ומשמעותית. שיפור ביצועים.ליבת המעבד המארח המתקדמת והחסכונית של משפחת בקרי הרכב הזו בנויה על טכנולוגיית Power Architecture®.משפחה זו מכילה שיפורים המשפרים את התאמה של הארכיטקטורה ביישומים משובצים, כוללת תמיכה נוספת בהוראות לעיבוד אותות דיגיטלי (DSP), משלבת טכנולוגיות - כגון יחידת מעבד זמן משופרת, ממיר אנלוגי-דיגיטלי משופר בתור, Controller Area Network, ו מערכת קלט-פלט מודולרית משופרת - שחשובה ליישומי הכוח הנמוכים של ימינו.משפחת התקנים זו היא הרחבה תואמת לחלוטין למשפחת MPC5500 של Freescale.למכשיר יש רמה אחת של היררכיית זיכרון הכוללת עד 94 KB SRAM על-שבב ועד 1.5 MB של זיכרון פלאש פנימי.למכשיר יש גם ממשק אפיק חיצוני (EBI) ל'כיול'.ממשק אוטובוס חיצוני זה תוכנן לתמוך ברוב הזיכרונות הסטנדרטיים המשמשים עם משפחות MPC5xx ו-MPC55xx.
• פרמטרי הפעלה
- פעולה סטטית לחלוטין, 0 מגה-הרץ - 80 מגה-הרץ (בתוספת אפנון תדר של 2% - 82 מגה-הרץ)
- -40 ℃ עד 150 ℃ טווח פעולה טמפרטורת צומת
- עיצוב בהספק נמוך
- פחות מ-400 mW פיזור הספק (נומינלי)
- מיועד לניהול כוח דינמי של ליבה וציוד היקפי
– שער שעון מבוקר תוכנה של ציוד היקפי
- מצב עצירת חשמל נמוך, כאשר כל השעונים עצורים
- מיוצר בתהליך של 90 ננומטר
- לוגיקה פנימית של 1.2 וולט
- ספק כוח יחיד עם 5.0 וולט -10%/+5% (4.5 וולט עד 5.25 וולט) עם ווסת פנימי לספק 3.3 וולט ו-1.2 וולט לליבה
— פיני כניסה ופלט עם טווח 5.0 V -10%/+5% (4.5 V עד 5.25 V)
- רמות מתג 35%/65% VDDE CMOS (עם היסטרזיס)
- היסטרזיס לבחירה
- בקרת קצב מהירות לבחירה
— פיני Nexus המופעלים על ידי ספק 3.3 וולט
- עוצב עם טכניקות הפחתת EMI
- חוג נעול מופע
– אפנון תדר של תדר שעון מערכת
- קיבול מעקף על השבב
- קצב הטיול וחוזק הנעה לבחירה
• מעבד ליבה e200z335 בעל ביצועים גבוהים
- דגם של מתכנת 32 סיביות Power Architecture Book E
— שיפורים בקידוד באורך משתנה
- מאפשר קידוד אופציונלי של ערכת הוראות Power Architecture בהוראות מעורבות של 16 ו-32 סיביות
- מביא לגודל קוד קטן יותר
— בעיה אחת, מעבד תואם טכנולוגיית Power Architecture של 32 סיביות
- ביצוע הזמנה ופרישה
- טיפול חריג מדויק
- יחידת עיבוד סניפים
– מוסיף ייעודי לחישוב כתובת סניף
- האצת ענפים באמצעות מאגר הוראות מראה סניף
- יחידת העמסה/אחסון
- השהיית עומס במחזור אחד
- צינור מלא
- תמיכה באנדיאן גדול וקטן
- תמיכת גישה שגויה
- אפס בועות צינור עומס לשימוש
- שלושים ושניים אוגרים למטרות כלליות של 64 סיביות (GPR)
— יחידת ניהול זיכרון (MMU) עם 16 כניסות מאגר תרגום מלא אסוציאטיבי מבט-הצד (TLB)
— אוטובוס הדרכה נפרד ואוטובוס עומס/חנות
- תמיכה וקטורית בפסיקה
- זמן השהיית פסיקה < 120 ns @ 80 מגה-הרץ (נמדד מבקשת פסיקה ועד לביצוע ההוראה הראשונה של המטפל בחריג פסיקה)